보스반도체(경기, 판교)에서는 역량있는 좋은 인재를 모시고자 합니다.
A Fabless Focusing on Automotive SOCs including Autonomous Driving SOC, Gateway SOC, and HPC (Mega MCU)
차량용 자율주행 SOC, Mega MCU, Gateway SOC등 자동차반도체 Total Solution개발하고 있습니다.
CEO, CTO & Team Leaders: 삼성전자 임원 출신 & 서울대/카이스트/ 미국명문대 박사,
Global 경쟁력 수준의 SOC개발 및 S/W 전문가 그룹으로 시스템 반도체로 Mobility의 혁신을 리드합니다.
[모집분야]
1. 오토모티브 SW 신입 개발자 [00명]
• 자율 주행 SOC SW 솔루션 개발 – 시스템 서비스/응용 서비스
• 자율 주행 Middleware service framework
• 자율 주행 응용 서비스 Prototype 프로그램
• 사용OS 플랫폼 – Windows/Linux/FreeRTOS/Zephyr 외
2. 임베디드 시스템 SW 개발 엔지니어 [00명]
• ARM 기반 SOC/보드 브링업 – 부트로더, CPU/memory/clock/power/storage init.
• System Peripherals 드라이버 개발 – GPIO/Timer/Interrupt/DMA
• Memory 인터페이스 드라이버 개발 – LPDDR/UFS/eMMC/QSPI
• Connectivity 드라이버 개발 – UART/I2C/SPI/ADC/MIPI-CSI
• 고성능 IO 인터페이스 디바이스 드라이버 개발 – PCI3/USB/ETH
• HW accelerator 서브 시스템 SW 개발 – NN engine, ISP, Network offload, SDK
• Security 서브 시스템 SW 개발 – RoT (Root of Trust), Secure boot, Crypto engine, TEE
• 성능 Optimization – power/memory & booting time
• OS 플랫폼 – Linux/QNX/FreeRTOS/GHS/Zephyr 외
* 임베디스 시스템 SW 개발자는 위 개발 분야 중 한 분야에 관심이 있는 분은 지원 가능
3. SoC Design 엔지니어 [00명]
• IP/Soc Block Design and Full Chip Integration
• IP and Subsystem Design
• DFT Design including MBIST, SCAN, IJTAG, LogicBist
• Function Safety and Security Subsytem Design
4. SoC Architect [00명]
High performance energy-efficient SOC architecture design
• CPU subsystem architecture design
• Coherent backbone & local bus architecture design
• Clock/power/reset architecture design
• Memory subsystem design
• Image processing (acquisition/compression/display/understanding) architecture design
o Camera I/F, ISP, codec, DisplayPort/HDMI, NPU/GPU/DSP subsystem
• High speed communication subsystem architecture design
o USB, UFS/eMMC, PCIe, etc
• Legacy interface IP subsystem design
o UART, SPI, I2C, etc.
5. Soc DFT (Design For Testability) Designer [00명]
• SOC의 DFT (scan, Memory BIST insertion, JTAG) 설계
• ATPG (Automatic Test Pattern Generation), Fault simulation
• Test pattern quality와 Test time 간의 Trade-off
• DFT spec 제작, DFT architecture 및 Test methodology 개발
• DFT DV (Design Verification)
• JTAG 1500 관련 설계
• DFT logic의 timing analysis및 SDF simulation
[복리후생]
• 성과에 따른 Stock Option 부여
• 유연한 출퇴근 시간
• 조식, 중식, 석식 제공
• 모니터암 / 모션데스크 지원
• 외국어 학습 지원
• 직무도서 구매 지원
• 카페테리아 (무제한 커피, 간식 제공)
[지원방법]
• 이력서 작성 후 메일 발송 : 인사팀장 (jameskang@bos-semi.com)
[전형절차]
• 온라인 인터뷰 - 2차 면접(필요시)-처우협의-입사일 확정
* 기타 문의사항 및 궁금한 사항은 언제든지 문의해 주시기 바랍니다.
* 필요시 채용 설명회도 진행가능합니다.
* 역량있는 학생들의 많은 지원 바랍니다.
* 연봉수준은 업체 상위 수준의 경쟁력있는 보상 수준을 유지합니다.